
again; double; times
【機】 double
【電】 adder circuit; adding circuit
在電子工程領域,“倍加器”對應的标準英文術語為Multiplier 或Frequency Multiplier,指一種将輸入信號頻率按整數倍提升的電路或設備。其核心功能是通過非線性元件(如變容二極管、階躍恢複二極管)或數字鎖相環(PLL)技術,生成輸入頻率的諧波分量并提取所需倍頻信號。
基本概念
倍加器接收頻率為 ( f{in} ) 的信號,輸出頻率為 ( n times f{in} )(( n ) 為整數倍)。例如,輸入 10 MHz 信號經 2 倍頻器後輸出 20 MHz。
技術原理:利用非線性器件産生高次諧波,再通過帶通濾波器或鎖相環選擇目标頻率分量。數學表達為:
$$ f{out} = n cdot f{in}, quad n in mathbb{Z}^+ $$
核心組件
IEEE 标準術語庫
IEEE 将倍加器定義為:“A circuit that generates an output signal whose frequency is an exact integer multiple of the input frequency.”(IEEE Std 100-2000)
→ 來源:IEEE Xplore Digital Library(需訂閱訪問)
《英漢電子工程詞典》(科學出版社)
明确收錄“倍加器”詞條,對應英文“Frequency Multiplier”,釋義為“通過非線性電路實現輸入頻率整數倍輸出的器件”。
美國國家标準技術研究院(NIST)
在射頻電路設計指南中描述倍加器為關鍵頻率合成組件(見 NIST Technical Note 1351)。
→ 來源:NIST Publications
注:因“倍加器”屬專業術語,中文文獻多直譯自英文标準命名。建議工程設計場景優先使用Frequency Multiplier 以确保國際通用性。
“倍加器”是一個多領域術語,具體含義需結合上下文理解。以下是其核心解釋:
在高壓加速器中,倍加器通過高壓變壓器、整流器和電容器組合,實現電壓的逐級疊加。其空載時輸出電壓公式為: $$ V_{i=0} = 2nV_a $$ 其中,( V_a )為變壓器次級繞組交流電壓峰值,( n )為倍壓級數。
如需進一步了解具體類型(如高頻并激倍加器)或技術細節,可參考知網等學術資源。
阿路埃特氏切斷術飽和邊備案的法學院船工狄尤比妥非等步信號分段退焊國際習慣行為主義者虹紅黴素化糞池腱鞘狹窄絞人用的繩索驚歎詞克萊恩氏夾老鹳草免稅人末端異構體耐酸襯派珀爾氏産鉗叛國取消隱藏工作簿驅逐者入庫單三睾上皮絨膜的使船入塢修理手形指針羰二咪唑通話