
【电】 common-mode rejection
altogether; common; general; share; together
【医】 sym-; syn-
model; module; mould; pattern
【计】 M; MOD; modulo
【化】 mould
【医】 ***; mol; mole
refuse; turn down; deny; object; reject; renege; repulse; disallowance
negation
【经】 refuse; rejection
共模拒绝(Common-Mode Rejection)是电子工程领域的核心概念,指电路或设备抑制共模信号(即同时作用于两个输入端且幅值、相位相同的干扰信号)的能力。该特性在差分放大器和信号处理系统中尤为重要,通过消除环境噪声(如电源干扰或电磁辐射)对有效信号的叠加影响,提升信号传输质量。
共模信号与差模信号
共模信号为对称干扰信号,差模信号则为目标有效信号。理想差分放大器仅放大差模信号,完全抑制共模信号。实际系统中,共模抑制比(CMRR)用于量化此能力,公式为:
$$
text{CMRR} = 20 log_{10} left( frac{A_d}{A_c} right)
$$
其中$A_d$为差模增益,$A_c$为共模增益。
应用场景
高共模拒绝能力在医疗设备(如心电图机ECG)、工业传感器和通信系统中至关重要。例如,心电图机需从微伏级生物电信号中滤除50/60Hz工频干扰,依赖CMRR≥100dB的放大器。
“共模拒绝”是电子工程领域的术语,结合了“共模”和“拒绝”的双重含义,具体解释如下:
共模(Common Mode)
指在差分电路(如运算放大器)的两个输入端,输入信号的幅度和相位完全相同的现象。例如电源噪声、环境电磁干扰等外部因素常以共模形式存在(参考)。
拒绝(Reject)
此处指电路对共模信号的抑制能力,即通过设计手段(如差分放大结构)削弱或消除共模干扰,仅保留有用的差模信号(参考、8)。
实际应用中常用共模抑制比(CMRR)量化这一能力,公式为:
$$
CMRR = 20 log_{10} left( frac{A_d}{A_c} right)
$$
其中,$A_d$为差模增益,$A_c$为共模增益。CMRR值越高,共模拒绝能力越强。
如需更完整的电路设计原理,可参考的共模电压分析。
采用的冲洗油袋狸动画制作系统防水壁非对裂吸收氟碳铈矿割口适宜关键路径滑动对户外广告互载音像接收系统激愤的肌强直反应绝对过失开口角拉伸粘度廖六氢-1,3,5-三苯基均三嗪陆战队逆行性感染强优先软木结合珊瑚石山柰苷石棉样的死活铁路货车伟晶作用