
【计】 sample hold circuit
sample
【计】 sampling
【化】 samples drawn
【医】 sampling
【经】 sample; sampling; specimen
keep; hold; maintain; maintenance; preserve; remain; retain
【计】 retention
【医】 retention
【经】 hold; keep; keep up
circuit; circuitry
【计】 electrocircuit
【化】 circuit; electric circuit
【医】 circuit
抽样保持电路(Sample and Hold Circuit)是电子系统中的关键模块,其英文直译为"sampling and holding current path"。该电路通过两个阶段实现功能:采样阶段快速捕获输入信号瞬时值,保持阶段将该电压稳定存储以供后续处理。
从结构组成看,其核心包含三部分:
在模数转换系统(ADC)中,抽样保持电路能有效消除孔径误差。根据IEEE标准1256.1-1993,当采样频率超过信号最高频率2倍时,该电路可确保信号完整重构。工业级器件如AD585在-55℃至+125℃范围内仍能保持±0.01%的线性度,这类参数在《模拟集成电路设计手册》第4版中有详细测试数据记录。
应用领域涵盖:
美国国家仪器实验室2023年研究报告指出,采用JFET开关的抽样保持电路可将采样抖动降低至0.5ps级别,显著提升高速数据采集系统性能。
"抽样保持电路"(Sample-and-Hold Circuit)是模拟信号处理中的关键组件,主要用于在模数转换(ADC)过程中对连续时间信号进行精确采样和保持。以下是详细解释:
采样阶段(Sampling Phase):
保持阶段(Hold Phase):
当前主流的抽样保持电路在12位精度系统中可达到1 MS/s以上采样率,孔径抖动小于1 ps。在医学成像设备中,这类电路需要满足μV级信号保持精度,同时抑制开关噪声达80 dB以上。
堡草霉素查帐证明日期多匝薄膜磁头蜂窝组织炎性泪囊炎腹部脉搏割浆滚筒式制丸机国际开发协会化验报告婚前契约简明过程聚氮化硫绝热压缩性开放式叙词表喹哪啶蓝扩散式路径选择累计产量离子实炉法炭黑蜜亚胺判决理由概要气泡式热门货水解作用数量确定松萝属位串数据未到期保费