
廢品率;衰減率;舍棄率
This circuit features low temperature coefficient and high power supply rejection ratio.
該電路有較低的溫度系數和較高的電源抑制比。
By adding some auxiliary circuits, the power rejection ratio of the circuit is improved.
通過增加一些輔助電路,提高了電路的電源抑制比。
In this situation, the CMRR (common-mode rejection ratio) of the input differential amplifier was unsatisfactory.
在這種情況下,輸入差分放大器的CMRR 不令人滿意。
CMOS bandgap reference (BGR) without a resistor, with a high power supply rejection ratio and output below 1v is proposed.
提出一種輸出低于1 V的、無電阻高電源抑制比的CMOS帶隙基準源(BGR)。
The advantages of using a spectrum analyser to measure image rejection ratio of a tuner are direct in observation, accurate in reading, easy in operation and so on.
用頻譜分析儀測量調諧器的假象抑制比,具有顯示直觀、讀數準确、測試簡便等優點。
|defective index/rejection rate;廢品率;衰減率;舍棄率
在電子工程與信號處理領域,"rejection ratio"(抑制比)是衡量系統對幹擾信號抑制能力的關鍵技術指标。該術語特指目标信號與幹擾信號在輸出端的功率比值,常用對數形式表達,其數學定義為:
$$ text{Rejection Ratio} = 10 cdot log{10}left( frac{P{text{desired}}}{P_{text{undesired}}} right) quad text{(dB)} $$
根據IEEE标準協會在《IEEE Transactions on Circuits and Systems》中的技術規範,抑制比主要應用于以下三大場景:(1) 運算放大器的共模信號抑制(CMRR),(2) 電源抑制比(PSRR)的噪聲過濾評估,(3) 帶阻濾波器的頻段衰減特性分析。美國國家标準技術研究院(NIST)的測量手冊特别指出,在精密儀器設計中,80dB以上的抑制比可确保99.99%的幹擾消除效果。
英國劍橋大學出版的《Analog Circuit Design》教材通過實際案例說明,射頻接收機的鏡像抑制比需達到60dB以上才能滿足4G通信标準。在生物醫學工程領域,約翰霍普金斯大學研究人員在《IEEE Transactions on Biomedical Engineering》發表的論文證實,心電圖機的工頻抑制比超過100dB時,肌電幹擾幅度可降低至有效信號強度的1/1000。
根據搜索結果的多個來源,"rejection ratio" 在不同領域有不同解釋,主要分為以下兩種場景:
一、電子工程領域() 指電路抑制外部幹擾信號的能力,常見類型包括:
二、質量與統計領域( ) 指不合格品或異常數據的篩選比例,包括:
三、其他場景
建議結合具體上下文判斷其含義,電子工程領域應用最為廣泛。若需更專業的定義,可參考IEEE标準文檔或相關行業規範。
attractcuratorcoerceelectromagnetic spectrumdiscreatedoabledwarfsexitedfrplacedpleasuredpredeterminedprintsregulationscancellous bonecorn flourfar and nearorder dishesstationary processancylitedickinsoniidaediphacindysprosiumexordiumfalchiongorgeousnesskarLinguellalipophagiadeacetylation